Universidad Pública de Navarra



Año Académico: 2015/2016 | Otros años:  2017/2018  |  2016/2017 
Máster Universitario en Ingeniería de Telecomunicación por la Universidad Pública de Navarra
Código: 73088 Asignatura: Diseño VLSI de equipos de comunicaciones
Créditos: 6 Tipo: Optativa Curso: 2 Periodo: 1º S
Departamento: Ingeniería Eléctrica y Electrónica
Profesores
LOPEZ MARTIN, ANTONIO JESÚS (Resp)

Partes de este texto:

 

Módulo/Materia

ME1 - Módulo de especialidad en Comunicaciones avanzadas.

Subir

Descriptores

Diseño microelectrónico, VHDL, diseño y test de hardware de comunicaciones.

Subir

Competencias específicas

CCA1: Manejo de herramientas software avanzadas de diseño y síntesis digital de circuitos integrados para sistemas de comunicaciones. Conocimiento de técnicas de test de circuitos integrados.

CCA7: Capacidad para profundizar de forma autónoma en otras tecnologías y aspectos de interés relacionados con las comunicaciones.

CCA8: Capacidad para plantear de forma crítica líneas de investigación asociadas a las comunicaciones.

Subir

Resultados aprendizaje

RA1. Diseñar un circuito integrado en modo mixto analógico digital empleando herramientas CAD avanzadas de simulación y síntesis lógica.

RA2. Incluir técnicas y circuitos de test en un sistema electrónico que automatice en lo posible el procedimiento de verificación.

RA3. Medir experimentalmente en laboratorio un circuito integrado.

Subir

Metodología

Metodología - Actividad

Horas Presenciales

Horas no presenciales

A-1 Clases expositivas/participativas

20

 

A-2 Prácticas

30

 

A-3 Debates, puestas en común, tutoría grupos

3

 

A-4 Elaboración de trabajo

2

40

A-5 Lecturas de material

   

A-6 Estudio individual

 

46

A-7 Exámenes, pruebas de evaluación

3

 

A-8 Tutorías individuales

4

 
     

Total

64

86

Subir

Relación actividades formativas-competencias

Competencia

Actividad formativa

CCA1

A-1, A-2, A-4, A-7, A-8

CCA7, CCA8

A-3, A-4, A-6

Subir

Idiomas

Castellano, con bibliografía y software en inglés.

Subir

Evaluación

Resultado de aprendizaje

Actividad de evaluación

Peso (%)

Carácter recuperable

RA1, RA2, RA3

Prueba final teórico-práctica

50

Sí (*)

RA1, RA2

Trabajo en grupo

50

No

 (*) Es necesario obtener una nota mínima de 4 en esta parte para poder promediar con la nota del trabajo en grupo.

Subir

Contenidos

• Diseño de sistemas electrónicos en modo mixto (analógico/digital) para comunicaciones en tecnologías avanzadas.

• Técnicas de test en circuitos de alta complejidad.

• Medida experimental de circuitos integrados.

Subir

Temario

1. INTRODUCCIÓN

1.1. Arquitectura hardware de sistemas de comunicaciones actuales.

1.2. Flujo de diseño de sistemas de comunicaciones.

1.3. Ejemplos de transceptores actuales.

 

2. DISEÑO MICROELECTRÓNICO AVANZADO DE SISTEMAS DE COMUNICACIONES

2.1. Diseño analógico en sistemas de comunicaciones.

2.2. Diseño VHDL en sistemas de comunicaciones de alta complejidad.

2.3. Técnicas de place and route. Integridad de señal.

 

3. TÉCNICAS DE TEST EN HARDWARE DE COMUNICACIONES

3.1. Introducción. Design for Test (DFT).

3.2. Técnicas BIST.

3.3. Otras técnicas avanzadas de test.

 

4. TÉCNICAS DE MEDIDA DE HARDWARE DE COMUNICACIONES

4.1. Instrumentación de medida de circuitos VLSI de comunicaciones.

4.2. Técnicas de medida en el dominio temporal.

4.3. Técnicas de medida en el dominio frecuencial.

4.4. Realización de entornos automáticos de medida.

 

PROYECTO PRÁCTICO: DISEÑO VLSI DE HARDWARE DE COMUNICACIONES

Trabajo en grupo orientado al desarrollo de un circuito integrado en modo mixto analógico/digital de aplicación en comunicaciones.

Subir

Bibliografía

Acceda a la bibliografía que su profesor ha solicitado a la Biblioteca.


 

Básica:

T. Carusone, D. Johns and K. Martin. Analog Integrated Circuit Design. Wiley, 2nd edition, 2012.

J. R. Armstrong and F. G. Gray. VHDL Design Representation and Synthesis. Prentice Hall PTR, 2000.

 

Complementaria:

Peter J. Ashenden. The Designer's Guide to VHDL. Elsevier, 2008.

L.-T. Wang, C.-W. Wu and X. Wen. VLSI Test Principles and Architectures: Design for Testability. Elsevier, 2006.

Subir

Lugar de impartición

 

Aulario de la Universidad Pública de Navarra y Departamento de Ingeniería Eléctrica y Electrónica.

 

Se pueden consultar los horarios y aulas en: http://www.unavarra.es/estudios/posgrado/oferta-de-posgrado-oficial/titulos-oficiales-de-master/escuela-tecnica-superior-de-ingenieros-industriales-y-de-telecomunicacion/master-universitario-en-ingenieria-de-telecomunicacion

Subir